●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (1) 。(1) A.解决CPU、主存速度匹配 B.增加
●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (1) 。
(1) A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
【解析】本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。
Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的一部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(L2 Cache)。
P(A/B)+P(A非/B非)=1证明AB独立我这样证:原始=P(A/B)+1-P(A/B非)=1 数学 2020-04-06 …
概率论的问题已知P(A)=1/2,P(B)=1/3,P(C)=1/5,P(AB)=1/10,P(A 数学 2020-04-12 …
对代谢性H+的缓冲主要依靠A:HCO3-缓冲系统B:HbO2缓冲系统C:血浆蛋白缓冲系统D:磷酸盐缓 职业技能鉴定 2020-06-07 …
1,P(A)=0.4P(AB)=0.2P(A|B)+P(A非|B非)=1求P(A并B)2,证明若P 数学 2020-06-14 …
设随机变量X、Y相互独立且同分布,P(X=0)=P(Y=0)=1/2,P(X=1)=P(Y=1)= 数学 2020-06-19 …
求渐化式~急已知:p(n)=1/2p(n-1)+1/2p(n-2)求p(n)用n表示由已知可得:p 数学 2020-07-08 …
设随机变量X,Y相互独立且同分布,P(X=-1)=P(Y=-1)=1/2,P(X=1)=P(Y=1 数学 2020-07-18 …
已知X,Y的概率分布分别为P(X=1)=P(X=0)=1/2,P(Y=1)=3/4,P(Y=0)= 数学 2020-07-20 …
在菱形ABCD中,∠A=60度,点P主直线AB上一点,过点P作PM垂直直线AD于M,作PN垂直于N 数学 2020-07-22 …
1.用主析取范式判断命题公式是否等价.例如:(1)G=(P∧Q)∨(ØP∧Q∧R)(2)H=(P∨ 数学 2020-08-02 …